ARMベースSoC向けハードウェア・デザイン・フロー (Japanese Version: Hardware Design Flow for an ARM-based SoC) (OJSOC1000)

53 Minutes Online Course

Course Description

このコースはハードウェアおよびファームウェア・エンジニアを対象とし、アルテラのシステム・オン・チップ (SoC) に搭載されたARM® Cortex-A9 ハード・プロセッシング・システム (HPS) の実装に必要となるハードウェアのデザイン・フローを解説します。本コースでは、SoC システムのデザインおよび検証に必要なツールならびにその方法について解説します。本コースを通して、アルテラ SoC デバイスを使用したシステムの実装に必要な要件を紹介します。

At Course Completion

You will be able to:

  • Quartus II および Qsys を使用したSoCシステムの作成
  • HPS と交信するカスタム・コンポーネントの作成に必要な手順の理解
  • 提供の各BFMを使用して、コンポーネントあるいはシステムの機能シミュレーションを実行する際に必要な手順の知識
  • システム・コンソールを使用したSoCのデバッグ
  • FPGA 対応ソフトウェアのデバッグ実行の目的と要件

Skills Required

  • FPGAに関する知識は必須ではありませんが、あると理解が深まります

Applicable Training Curriculum

This course is part of the following Intel FPGA training curriculum:

Class Schedule

Result Showing 1

LocationDatesPriceRegistration
On-lineAnytimeFreeRegister Now